电子发烧友网>可编程逻辑>

基于FPGA的GNN加速器顶层架构

接上一篇...... GNN加速器顶层架构 此GNN加速器是为GraphSAGE算法设计的,但是它的设计也可以应用于其他类似的GNN算法加速。其顶层架构如下图所示。 该架构由以下模块组成: 图中的GNN内核是算...

2021-08-27 标签:fpga加速器GNN 280

怎么样才能让Java代码编写更规范化

作者 | 涛姐涛哥 链接 | cnblogs.com/taojietaoge/p/11575376.html 如何更规范化编写Java 代码 Many of the happiest people are those who own the least. But are we really so happy with our IPhones, our big houses, our fancy cars? 忘川...

2021-08-27 标签:JAVA编程代码 129

简述Geant4 的软件开发过程

Geant4 的软件开发过程 Gabriele Cosmo(欧洲核子研究中心,瑞士日内瓦)用于 Geant4 协作。 摘要: 自其最早的研发 [1] 以来,Geant4 仿真工具包已经遵循决定项目整体发展的软件过程标准进行开发...

2021-08-26 标签:仿真编程编码 352

初识GUI应用函数以及文本方式颜色控制函数

C_GUI编程入门 第一章:认识GUI编程 在程序设计中,往往我们最后编译的结果都是通过控制台输出所获得的一系列数据,随着科技一天天的进步,人们对程序的美观的要求也逐渐加深,所以渐渐...

2021-08-26 标签:编程图形 262

深度学习视觉系统,高精密检测系统,多相机并行检测系统,机器人视觉系统

深度学习视觉系统,高精密检测系统,多相机并行检测系统,机器人视觉系统

3月17日,2021慕尼黑上海光博会(VisionChina)在上海新国际博览中心盛大开幕。维视智造携最新“黑科技”产品在W1馆1368号展位,为现场观众带来全新智能化体验。 VisionBank AI深度视觉应...

2021-03-19 标签:机器人视觉系统 882

专为汽车应用优化的莱迪思Certus-NX FPGA

专为汽车应用优化的莱迪思Certus-NX FPGA

Certus-NX FPGA非常适合汽车应用,如马达控制、车载信息娱乐(IVI)系统中的LED控制、车载网络(IVN)和ADAS应用中的传感器数据协同处理等。...

2021-08-26 标签:fpga莱迪思自动驾驶车载信息娱乐系统 214

开发板KC705设计中涉及到两个时钟域问题

Q1 背景: 软件 vivado2018.2 开发板 KC705 设计中涉及到两个时钟域(外部提供的238MHz时钟和200MHz板上时钟) 问题: 布局布线后的时序分析结果显示:intra-clock path的setup时序违例,查看具体路径的时...

2021-08-26 标签:时钟开发板 537

西门子SCL逻辑块中声明的变量或参数类型

每类本地变量或参数,都有用各自关键字对标识的自己的声明子域。每个子域包含允许的详细的声明子域,子域可按任何顺序定位。 下表显示能够在各种逻辑块中声明的变量或参数类型。 变量...

2021-08-25 标签:西门子变量 766

这个可扩展视频分析解决方案有啥亮点

传统边缘视频分析解决方案往往受到性能挑战的限制,当公司需要主动进行实时决策时,不得不接受一种被动的数据方法。Megh Computing 通过由英特尔技术提供支持的、可扩展的视频分析解决方案...

2021-08-25 标签:处理器fpgasoc摄像头ATC 797

中外元器件制造明星汇聚CEF  助力上海打造电子业双循环交点

中外元器件制造明星汇聚CEF 助力上海打造电子业双循环交点

该馆中展出了包括电子元器件:无源元件、半导体分立器件、连接器、5G核心元器件、特种电子元器件、电子材料等。...

2021-08-25 标签:元器件 825

人工智能正在改变物流自动化的方式,将为劳动密集型产业带来革新

将人工智能引入物流自动化将大大增强人工智能的影响力。人工智能可以减少常见的半技能任务(如对产品进行分类和分拣)中的错误。...

2021-08-25 标签:fpgaLinux人工智能边缘计算 618

InnovateFPGA全球创新设计大赛火热报名中 寻基于英特尔边缘FPGA解决方案

随着联网设备和数据的日益丰富,无疑将对能源、资源的使用,以及环境产生全球性的影响。可持续发展已成为当今世界面临的最紧迫的问题之一,它影响着人类生活的方方面面。 今年的 Inn...

2021-08-24 标签:fpga英特尔物联网 1587

如何实现SpinalHDL 环境搭建

如何实现SpinalHDL 环境搭建

据说SpinalHDL相比chisel更具优势,这让我有了兴趣,今天开始安装搭建。平常用的linux系统的,但是Intel IDEA安装在Ubuntu上的时候总是卡的不行,就放弃了,其实SpinalHDL可以不用IDE的运行。教学文档...

2021-08-24 标签:软件HDL 1987

Verilog是编程语言吗

知乎上刷到一个问题,问性能最强的编程语言是什么?看到高赞回答到是Verilog,然后在评论区就引发了一场Verilog到底算不算编程语言的争论,我觉得比较有意思,所以就也打算唠唠这个事情。...

2021-08-23 标签:Verilog编程 981

如何追溯同一时钟域内partial false path的来源

如何追溯同一时钟域内partial false path的来源

随着设计复杂度和调用IP丰富度的增加,在调试时序约束的过程中,用户常常会对除了自己设定的约束外所涉及的繁杂的时序约束感到困惑而无从下手。举个例子,我的XDC里面并没有指定set_fa...

2021-08-23 标签:TrueTCL集成设计Vivado 1107

C语言编程中如何求出二叉树后序遍历

题目 已知二叉树前序为 ABDFGCEH 后序序列为 BFDGACEH ,要求输出后序遍历为 FGDBHECA 大体思路 又先序得出根,先序的根后为左树一部分,我们再在中序序列里找到先序的根,此处之前即为左树(可...

2021-08-23 标签:C语言编程二叉树 661

运行nginx所需的最低配置

安全服务器是只允许所需数量的服务器。理想情况下,我们将通过单独启用其他功能来基于最小系统构建服务器。进行最少的配置也有助于调试。如果该错误在最小系统中不可用,则分别添加功...

2021-08-23 标签:服务器nginx 536

基于FPGA的自适应阈值分割算法实现

基于FPGA的自适应阈值分割算法实现

在图像预处理中经常会碰到图像分割问题,把感兴趣的目标从背景图像中提取出来,而经常使用的是简单的全局阈值分割配置,用一个固定常数作为二值分割阈值,从而得到一个二值图像,如果...

2021-08-23 标签:fpgaFPGA设计算法仿真Verilog 1435

基于Verilog的“自适应”形态学滤波算法实现

基于Verilog的“自适应”形态学滤波算法实现

一、背景介绍 基于二值图像的滤波算法即形态学滤波,在图像目标采集的预处理中经常被使用到,针对不同的使用场景涉及到腐蚀、膨胀、开闭运算等处理。实际使用中对于不同的分辨率大小...

2021-08-23 标签:FPGA设计滤波图像处理算法Verilog 1235

小鸟科技借助Xilinx Kintex? FPGA打造高性价比4K60无损分布式解决方案

小鸟科技借助Xilinx Kintex? FPGA打造高性价比4K60无损分布式解决方案

赛灵思FPGA平台出色的性能和简洁易用的 Vivado?开发工具,助力小鸟科技将业界领先的专业音视频解决方案性能提升1.5倍,并提前半年推向市场。...

2021-08-20 标签:fpga以太网赛灵思Vivado 611

借助自适应加速平台打造能适应快速环境变化的机器人

随着机器人能够适应不断改变的环境,它们的价值和潜在影响也在迅速攀升。...

2021-08-20 标签:fpga机器人AI 1169

FPGA与GPU计算存储加速对比:单位功耗性能考量因素

FPGA与GPU计算存储加速对比:单位功耗性能考量因素

使用或者不使用机器学习辅助的分析以及验证,都可以借助计算存储器件进行加速。...

2021-08-20 标签:fpgagpuAI 2644

Xilinx赋能深维科技GIF2WebP动图方案重新定义图像处理未来

Xilinx赋能深维科技GIF2WebP动图方案重新定义图像处理未来

Xilinx? Alveo? U200加速卡助力深维科技 (DeePoly)ThunderImage转码解决方案提供创新的多媒体演示体验。...

2021-08-20 标签:fpgacpu图像处理Xilinx深维科技 1244

如何调试设计中的时钟域交汇问题

如何调试设计中的时钟域交汇问题

本篇博文中的分析是根据客户真实问题撰写的,该客户发现即使时序已得到满足的情况下,硬件功能仍出现错误。最后发现,问题与时钟域交汇 (Clock Domain Crossing) 有关,因此,本篇博文介绍...

2021-08-20 标签:寄存器RTLCDC 2501

一文看懂FPGA行业 5G技术更新迭代 驱动FPGA量价齐升
FPGA新产品:带RISC-V硬核的FPGA系统级芯片来临

FPGA新产品:带RISC-V硬核的FPGA系统级芯片来临

不久前,Microchip发布新闻稿介绍了其新的中等带宽现场可编程门阵列(FPGA)和FPGA系统级芯片(SoC)器件。据其新闻稿介绍,新的FPGA和SoC产品将静态功耗降低了一半,与同类器件相比,具有最小...

2021-08-18 标签:FPGASoC嵌入式视觉RISC-V 3517

如何解决FPGA引脚与LVDS信号相连时兼容性的问题

如何解决FPGA引脚与LVDS信号相连时兼容性的问题

很多工程师在使用Xilinx开发板时都注意到了一个问题,就是开发板中将LVDS的时钟输入(1.8V电平)连接到了VCCO=2.5V或者3.3V的Bank上,于是产生了关于FPGA引脚与LVDS(以及LVDS-33,LVDS-25)信号相连时...

2021-08-19 标签:fpgaXilinxlvdsbank 1410

逻辑层接口的IO口如何使用

逻辑层接口的IO口如何使用

上篇博文:【FPGA】SRIO IP核系统总览以及端口介绍(一)(User Interfaces 之 I/O Port)根据数据手册PG007,介绍到了逻辑层接口的IO口,今天想研究下,这些端口如何使用,结合实际问题来想想这个...

2021-08-18 标签:fpgaIP端口 1467

Verilog数字系统基础设计中的循环冗余校验

CRC(循环冗余校验) CRC介绍 临时“插播”,后面有实例。 CRC(Cyclic Redundancy Check,循环冗余校验)是数据帧传输中常用的一种差错控制编码方式,针对要发送的数据帧,使用一些特定的多项式...

2021-08-17 标签:寄存器数据LinuxWINDOWScrc 2376

Verilog语言中阻塞和非阻塞赋值的不同

来源:《Verilog数字系统设计(夏宇闻)》 阻塞和非阻塞赋值的语言结构是Verilog 语言中最难理解概念之一。甚至有些很有经验的Verilog 设计工程师也不能完全正确地理解:何时使用非阻塞赋值何...

2021-08-17 标签:振荡器Verilog阻塞 1739

FPGA厂商京微齐力入选北京市2021年度第三批“专精特新”中小企业

FPGA厂商京微齐力入选北京市2021年度第三批“专精特新”中小企业

日前,北京市经济和信息化局发布了关于对北京市2021年度第三批拟认定“专精特新”中小企业名单进行公示的通知,公示时间为7月20日至27日。 京微齐力一直专注于国产FPGA芯片的研发设计,具...

2021-08-17 标签:fpgaFPGA芯片京微齐力 1615

编辑推荐厂商产品技术软件/工具OS/语言

一夜七次郎/61794视频在线播放/欧美成年性色生活片/第九色区a天堂